ログイン
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. B. 理工学域; 数物科学類・物質化学類・機械工学類・フロンティア工学類・電子情報通信学類・地球社会基盤学類・生命理工学類
  2. b 10. 学術雑誌掲載論文
  3. 1.査読済論文(工)

A single-chip NMOS analog front-end LSI for modems

http://hdl.handle.net/2297/3951
http://hdl.handle.net/2297/3951
caf3500e-ab8a-46e1-aeda-7d3087237eb5
名前 / ファイル ライセンス アクション
TE-PR-NAKAYAMA-K-1039.pdf TE-PR-NAKAYAMA-K-1039.pdf (531.2 kB)
Item type 学術雑誌論文 / Journal Article(1)
公開日 2017-10-03
タイトル
タイトル A single-chip NMOS analog front-end LSI for modems
言語
言語 eng
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_6501
資源タイプ journal article
著者 Kuraishi, Yoshiaki

× Kuraishi, Yoshiaki

WEKO 9882

Kuraishi, Yoshiaki

Search repository
Makabe, Takayoshi

× Makabe, Takayoshi

WEKO 9883

Makabe, Takayoshi

Search repository
Nakayama, Kenji

× Nakayama, Kenji

WEKO 353
e-Rad 00207945
研究者番号 00207945

Nakayama, Kenji

Search repository
提供者所属
内容記述タイプ Other
内容記述 金沢大学大学院自然科学研究科情報システム
提供者所属
内容記述タイプ Other
内容記述 金沢大学工学部
書誌情報 IEEE Journal of Solid-State Circuits

巻 17, 号 6, p. 1039-1044, 発行日 1982-12-01
ISSN
収録物識別子タイプ ISSN
収録物識別子 0018-9200
DOI
関連タイプ isIdenticalTo
識別子タイプ DOI
関連識別子 https://doi.org/10.1109/jssc.1982.1051858
出版者
出版者 Institute of Electrical and Electronics Engineers (IEEE)
抄録
内容記述タイプ Abstract
内容記述 This paper presents a fully integrated analog front-end LSI chip which is an interface system between digital signal processors and existing analog telecommunication networks. The developed analog LSI chip includes many high level function blocks such as A/D and D/A converters with 11 bit resolution, various kinds of SCF's, an agc circuit, an external control level adjuster, a carrier detector, and a zero crossing detector. Design techniques employed are mainly directed toward circuit size reductions. The LSI chip is fabricated in a 5 mu m line double polysilicon gate NMOS process. Chip size is 7. 14 multiplied by 6. 51 mm. The circuit operates on plus or minus 5 v power supplies. Typical power consumption is 270 mw. By using this analog front-end LSI chip and a digital signal processor, modern systems can be successfully constructed in a compact size.
著者版フラグ
出版タイプ VoR
出版タイプResource http://purl.org/coar/version/c_970fb48d4fbd8a85
戻る
0
views
See details
Views

Versions

Ver.1 2023-07-27 12:03:43.634079
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR 2.0
  • OAI-PMH JPCOAR 1.0
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3