WEKO3
インデックスリンク
アイテム
Implementation of RLS-based Adaptive Filterson nVIDIA GeForce Graphics Processing Unit
http://hdl.handle.net/2297/35266
http://hdl.handle.net/2297/35266caab6449-dcc5-486c-b6ee-052f8bdbde7f
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
|
Item type | 学術雑誌論文 / Journal Article(1) | |||||
---|---|---|---|---|---|---|
公開日 | 2017-10-03 | |||||
タイトル | ||||||
タイトル | Implementation of RLS-based Adaptive Filterson nVIDIA GeForce Graphics Processing Unit | |||||
言語 | ||||||
言語 | eng | |||||
資源タイプ | ||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_6501 | |||||
資源タイプ | journal article | |||||
著者 |
Hirano, Akihiro
× Hirano, Akihiro× Nakayama, Kenji |
|||||
書誌情報 |
第26回信号処理シンポジウム講演論文集 = Proc. of 25th SIP Symposium p. 477-481, 発行日 2011-01-01 |
|||||
出版者 | ||||||
出版者 | 電子情報通信学会 = The Institute of Electronics, Information and Communication Engineers | |||||
抄録 | ||||||
内容記述タイプ | Abstract | |||||
内容記述 | This paper presents efficient implementa- tion of RLS-based adaptive filters with a large number of taps on nVIDIA GeForce graphics processing unit (GPU) and CUDA software development environment. Modification of the order and the combination of calcu- lations reduces the number of accesses to slow off-chip memory. Assigning tasks into multiple threads also takes memory access order into account. For a 4096-tap case, a GPU program is almost three times faster than a CPU program. | |||||
権利 | ||||||
権利情報 | Copyright © 2011 電子情報通信学会 | |||||
著者版フラグ | ||||||
出版タイプ | VoR | |||||
出版タイプResource | http://purl.org/coar/version/c_970fb48d4fbd8a85 | |||||
関連URI | ||||||
識別子タイプ | URI | |||||
関連識別子 | http://www.ieice.org/jpn/index.html |