WEKO3
インデックスリンク
アイテム
VLSI Architecture Study of a Real-Time Scalable Optical Flow Processor for Video Segmentation (System LSIs and Microprocessors, <Special Section> VLSI Design Technology in the Sub-100nm Era)
https://doi.org/10.24517/00007667
https://doi.org/10.24517/00007667931cbb40-cfb6-49ae-a6ee-df17317e1e24
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Item type | 学術雑誌論文 / Journal Article(1) | |||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
公開日 | 2017-10-03 | |||||||||||||
タイトル | ||||||||||||||
タイトル | VLSI Architecture Study of a Real-Time Scalable Optical Flow Processor for Video Segmentation (System LSIs and Microprocessors, <Special Section> VLSI Design Technology in the Sub-100nm Era) | |||||||||||||
言語 | ||||||||||||||
言語 | jpn | |||||||||||||
資源タイプ | ||||||||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_6501 | |||||||||||||
資源タイプ | journal article | |||||||||||||
ID登録 | ||||||||||||||
ID登録 | 10.24517/00007667 | |||||||||||||
ID登録タイプ | JaLC | |||||||||||||
著者 |
Minegishi, Noriyuki
× Minegishi, Noriyuki× Miyakoshi, Junichi× Kuroda, Yuki× Katagiri, Tadayoshi× Fukuyama, Yuki× Yamamoto, Ryo× Miyama, Masayuki× Imamura, Kousuke× Hashimoto, Hideo× Yoshimoto, Masahiko |
|||||||||||||
著者別表示 |
深山, 正幸
× 深山, 正幸
× 今村, 幸祐
× 橋本, 秀雄
× 吉本, 雅彦
|
|||||||||||||
提供者所属 | ||||||||||||||
内容記述タイプ | Other | |||||||||||||
内容記述 | 大学院自然科学研究科情報システム | |||||||||||||
書誌情報 |
IEICE transactions on electronics 巻 E89-C, 号 3, p. 230-242, 発行日 2006-03-01 |
|||||||||||||
ISSN | ||||||||||||||
収録物識別子タイプ | ISSN | |||||||||||||
収録物識別子 | 0916-8524 | |||||||||||||
NCID | ||||||||||||||
収録物識別子タイプ | NCID | |||||||||||||
収録物識別子 | AA10826283 | |||||||||||||
権利 | ||||||||||||||
権利情報 | 電子情報通信学会の許諾を得て登録 | |||||||||||||
権利 | ||||||||||||||
権利情報 | copyright© 2006 IEICE 許諾番号07RB0167 | |||||||||||||
著者版フラグ | ||||||||||||||
出版タイプ | VoR | |||||||||||||
出版タイプResource | http://purl.org/coar/version/c_970fb48d4fbd8a85 | |||||||||||||
関連URI | ||||||||||||||
識別子タイプ | URI | |||||||||||||
関連識別子 | http://search.ieice.org/ |